# UN PROTOTIPO DI POLARIMETRO PER RADIOASTRONOMIA

A. Orfei M. Roma

CNR - Istituto di Radioastronomia - Bologna

Giugno 1998

Rapporto Interno IRA 258/98

File Winword 6.0: polarim.doc

## INDICE

| 1. INTRODUZIONE                                                                                      | 3           |
|------------------------------------------------------------------------------------------------------|-------------|
| <ul> <li>2. IL POLARIMETRO: L'HARDWARE</li> <li>2.1 Generalità</li> <li>2.2 L'elettronica</li> </ul> | 4<br>4<br>6 |
| 3. IL POLARIMETRO: ALGORITMO MATEMATICO                                                              | 45          |
| 4. ALCUNE OSSERVAZIONI DI TEST CON L'ANTENNA DI MEDICINA                                             | 52          |
| 5. RIFERIMENTI                                                                                       | 64          |

ALLEGATO 1: data sheets A/D converter e RS232 modem

#### 1. INTRODUZIONE

L'idea di dotare l'antenna di Medicina e, in prospettiva, quella di Noto della possibilità di effettuare misure in modulo e fase della parte polarizzata della radiazione incidente é nata diversi anni fa da una collaborazione con l'Istituto Tesre. Il loro obiettivo era poter misurare l'emissione polarizzata del fondo galattico, almeno in una parte di cielo e a quante più frequenze possibili, al fine di meglio precisare le misure di fondo cosmico. Per parte nostra, da tempo, si aveva intenzione di realizzare un qualche sistema che consentisse la misura (senza dover attendere lunghissimi responsi da osservazioni vlbi), semplice e immediata, della impurità di polarizzazione dei nostri ricevitori, una caratteristica che, nell'ambiente VLBI, é diventata ormai una esigenza.

Oltre a ciò, rendere praticabile la misura di polarizzazione avrebbe aperto nuove possibilità osservative alla comunità astronomica in campi quali l'indagine sugli AGN (Nuclei ExtraGalattici Attivi), su eventuali proprietà di polarizzazione della emissione maser e sulla rotazione di Faraday nella ionosfera. In questo modo si sarebbe ulteriormente esteso l'osservabile: non solo misure sulla banda (vlbi e spettroscopiche) o di total power (misure di flusso), ma anche modulo e fase, ovvero determinazione dei parametri di Stokes.

Schematicamente si può dire che si avevano a disposizione due strade per implementare le misure di polarizzazione, la prima consisteva nel dotare ogni ricevitore di un suo proprio polarimetro. Esistono infatti prodotti commerciali (Anaren Inc.) che forniscono in uscita i parametri di Stokes valutati a radiofrequenza; in pratica si tratta di circuiti in microstriscia che lavorano a diverse frequenze centrali con bande anche piuttosto larghe. Il costo di questi componenti si attesta intorno ad alcuni milioni per frequenza; per coprire le frequenze di nostro interesse (da 1.4GHz a 8GHz) sarebbero stati necessari quattro di questi dispositivi. Il pesante lato negativo di questa scelta consisteva nella necessità di intervenire sui nostri ricevitori predisponendo convenienti varianti. Altra alternativa era decidere di sfruttare la comune frequenza intermedia di tutti i ricevitori per progettare un unico polarimetro, collegabile di volta in volta alla frequenza desiderata. La controindicazione era che sarebbe stata disponibile una larghezza di banda di "solo" 400 MHz, ma considerando che comunque i nostri ricevitori sono a banda stretta anche in RF (circa 10% della frequenza di cielo) e inoltre che una restrizione di banda era prevedibile a causa di presenza di interferenze l'ipotetico svantaggio non era poi reale. Si é proceduto su questa strada e quindi è oggi disponibile una elettronica che ha come ingressi le due uscite 100-500MHz provenienti dai ricevitori e come uscite quattro segnali in continua costituiti dai total power di ciascun segnale d'ingresso e dal prodotto degli input.

In linea generale fare osservazioni polarimetriche implica non solo la progettazione e costruzione di hardware adeguato, ma anche l'ideazione di una strategia osservativa per poter estrarre dai dati grezzi l'informazione cercata. Questo implica quindi una gestione software sia della "osservazione" in quanto tale sia del post processing dei dati. Il tutto integrato nel già esistente sistema di controllo antenna. E' per questo che la descrizione del lavoro é sostanzialmente divisa in due parti, l'hardware e il software, lasciando infine ad un ultimo capitolo l'applicazione pratica del sistema implementato.

#### 2. IL POLARIMETRO: L'HARDWARE

### 2.1 Generalità

Per quanto riguarda i fondamenti sulle onde polarizzate si rimanda a innumerevoli testi (per esempio [1], [2]), qui ci si limita a riportare l'essenziale per descrivere su cosa si fonda l'elaborazione elettronica del segnale captato al fine di rivelarne le caratteristiche di polarizzazione.

Queste ultime vengono espresse tramite i **parametri di Stokes**, sono quattro numeri che forniscono la potenza complessiva, il cosiddetto total power, e la potenza della parte polarizzata distinguendo tra la parte polarizzata circolarmente e linearmente. I parametri inoltre permettono di valutare le caratteristiche di fase della parte polarizzata, misurarndo l'angolo di polarizzata e di quella non polarizzata: normalmente, in campo astronomico, la parte polarizzata é una piccola percentuale della potenza totale che a sua volta raramente é un segnale forte. Vedremo quindi come si dovranno risolvere problemi inerenti alla sensibilità del sistema.

L'hardware del polarimetro, già lo si é detto, ha come ingressi le due uscite del ricevitore a microonde. Queste due uscite sono la **rappresentazione** dell'onda incidente. In particolare, per quanto riguarda i nostri ricevitori per radioastronomia, essi forniscono un segnale polarizzato circolarmente destro (RCP) e uno sinistro (LCP). Esistono relazioni matematiche tra campo elettrico dell'onda, la sua rappresentazione con RCP e LCP e tra questi e i parametri di Stokes.

Elenchiamo di seguito tali relazioni:

(1) 
$$\mathbf{I} = \langle \mathbf{E}_{r}^{2}(t) \rangle + \langle \mathbf{E}_{l}^{2}(t) \rangle = \mathbf{I}_{p} + \mathbf{I}_{n}$$

(2)  $Q = \langle E_r(t) * E_l(t) \rangle = I_l \cos 2a$ 

(3) U =  $\langle \mathbf{E}_{\mathbf{r}}(t) * \mathbf{E'}_{\mathbf{l}}(t) \rangle = I_{\mathbf{l}} \text{sen} 2a$ 

(4) 
$$\mathbf{V} = \langle \mathbf{E}_{r}^{2}(t) \rangle - \langle \mathbf{E}_{l}^{2}(t) \rangle = I_{p} \text{sen} 2\beta$$

Ove,

- $\mathbf{E}_{r}$ ,  $\mathbf{E}_{l}$  rappresentano i vettori campo elettrico, per questo sono riportati in grassetto, della right e della left. Equivalentemente essi possono essere i numeri complessi rappresentativi della funzione sinusoidale del tempo che descrive il campo.  $\mathbf{E'}_{l}$  é il campo left sfasato di 90°.
- I<sub>p</sub>, I<sub>n</sub> sono rispettivamente la potenza della parte polarizzata e non polarizzata
- $I_1$  é la potenza della parte polarizzata linearmente e Q,U ne sono i numeri identificativi
- $I_p \text{sen} 2\beta$  (o V) é la potenza della parte polarizzata circolarmente

Il segno <> indica che viene effettuata una integrazione nel tempo, cioé si ha a che fare con segnali rivelati. In altri termini i valori I,Q,U,V saranno desunti da tensioni continue.

Per identificare il significato di a ed  $\beta$  occorre ricordare che polarizzazione significa una proprietà del campo elettrico che descrive, nel tempo, una figura che é una retta nel caso di polarizzazione lineare, una circonferenza nel caso circolare, un ellisse nel caso più generale di presenza di entrambe. Ebbene, considerando quest'ultimo caso (vedi fig. 2.1.1) l'angolo a é l'angolo di inclinazione dell'asse maggiore dell'ellisse rispetto agli assi ortogonali identificati dalle due componenti del campo elettrico: a é detto **angolo di polarizzazione** dell'onda.

Invece  $tg\beta$  = asse minore/asse maggiore identifica il **rapporto assiale** dell'onda.



Fig. 2.1.1

Dei quattro numeri di Stokes solo tre sono indipendenti. Valgono le seguenti relazioni

(5)  $I = \sqrt{(Q^2 + U^2 + V^2)} + I_n$ (6)  $I_l = \sqrt{(Q^2 + U^2)}$ (7) arctgU/Q = 2a

Esprimendo, per semplicità, il campo come una semplice sinusoide il modulo delle due componenti circolari funzione del tempo può essere scritto

(8)  $|\mathbf{E}_{r}| = E_{r}\cos(\omega t)$ (9)  $|\mathbf{E}_{l}| = E_{l}\cos(\omega t + \theta)$ 

essendo  $\theta$  lo sfasamento tra le due componenti. La (1) allora diventa

 $E_r^2 \cos^2(\omega t) = E_r^2 (1 + \cos 2\omega t)/2 \rightarrow E_r^2$  ottenuto filtrando il termine a frequenza 2 $\omega$ . Idem dicasi per  $E_l^2$ , quindi

(10)  $I = E_r^2 + E_1^2$ .

La (2) e (3) diventano

(11)  $E_r E_l \cos(\omega t) \cos(\omega t + \theta) \rightarrow E_r E_l \cos(\theta) = Q$ (12)  $E_r E_l \cos(\omega t) \cos(\omega t + \theta + 90) \rightarrow E_r E_l \sin(\theta) = U$ 

Infine la (4),

(13)  $V = E_{r}^{2} - E_{l}^{2}$ 

Le relazioni (10)..(13) sono estremamente utili per capire cosa l'elettronica deve realizzare:

a) costruire due total power detector, del tipo ad esempio usato storicamente nel MK3, uno con l'ingresso LCP e l'altro con l'ingresso RCP.

b) costruire due moltiplicatori, uno avente come ingressi la LCP ed RCP e l'altro come ingressi la RCP e la LCP previo suo sfasamento di 90°. Inoltre, in cascata alla moltiplicazione, inserire un filtro passa basso per la rivelazione del segnale (cioé la realizzazione del simbolo <> ).

### 2.2 L'elettronica

Rispetto alle equazioni prima riportate, che supponevano un segnale monocromatico, la realtà é invece che i due segnali provenienti dal ricevitore hanno una banda 100÷500 MHz. Si potrebbe dimostrare che ciò non cambia l'essenza della descrizione, influenza invece la scelta se eseguire l'elaborazione del segnale in analogico o in digitale. Quest'ultima possibilità é stata subito scartata perché sarebbe stato necessario un convertitore A/D a 1Gsample/s e la gestione di una notevole mole di bit. Sul mercato invece é stato trovato un moltiplicatore analogico della Analog Devices che lavora su bande d'ingresso fino a oltre 500 MHz, era proprio ciò che serviva. Questo integrato necessita solo di pochi componenti esterni e il circuito é estremamente semplice. Occorre invece curare bene la realizzazione delle connessioni, stante le alte frequenze coinvolte.

Un altro problema da risolvere é trovare uno sfasatore  $90^{\circ}$  che lavori su larghezze di banda cosi ampie, più di due ottave, con prestazioni di variazioni di ampiezza e fase in banda adeguate. Dopo molta ricerca si é finalmente trovato il componente utile, un ibrido in microstriscia costruito dalla RF Power Components (GEB Richardson il rivenditore in Italia). Individuate le parti cruciali lo schema a blocchi si presenta come segue (fig. 2.2.1)



Fig. 2.2.1

Dove SLD = Square law detector

Moltiplicatore = la parte cruciale del polarimetro, correla e rivela due segnali larga banda Atten = Attenuatore fisso
Splitter = Divisore 3dB, modello MiniCircuits ZFSC-2
Amp = Amplificatore 100 ÷ 500 MHz, 12dB di guadagno
Multiplexer = Commutatore analogico comandato digitalmente
A/D converter = Scheda convertitore analogico digitale 16 bit (Max132 della Maxim)
RS232 modem = Trasmettitore/ricevitore RS232 per lunga distanza
PC controllo = Computer con programma per schedule e acquisizione dati

Tutti i cavi di connessione sono stati costruiti in modo da essere identici, questo per ridurre al minimo la differenza di fase dei cammini elettrici che giungono agli ingressi dei moltiplicatori. In questo

modo si riduce una causa di possibile degrado del rapporto assiale dell'hardware. Per questo stesso motivo, come si vede dal diagramma a blocchi, é stato inserito un secondo ibrido 90° che non era strettamente necessario. E' stato inserito un multiplexer perché la scheda A/D a disposizione, un evaluation kit, ha un solo ingresso. A rigore questo determina la non contemporaneità, dell'ordine del secondo, nella acquisizione dei quattro numeri, di fatto é ininfluente perché comunque ciascuna uscita verrà integrata nel tempo per parecchi secondi per ragioni di sensibilità. L'RS232 modem é necessario per la distanza esistente tra sito del polarimetro (nella vertex room) e calcolatore: si é posto l'hardware vicino al ricevitore per evitare di misurare oltre al segnale anche le fluttuazioni di fase dei lunghi cavi che portano il segnale IF dal ricevitore alla stanza di controllo. Infine, i quattro numeri sono stati etichettati come mis (misurati) perché i veri parametri di Stokes possono essere ricavati solo da una loro elaborazione.

Dell'elenco moduli sopra descritto le parti costruite sono SLD e Moltiplicatore e di seguito sono forniti gli schemi circuitali (fig. 2.2.2 e 2.2.13)



Fig. 2.2.2

Per copiare le prestazioni tra i due SLD alcuni componenti sono diversi, di seguito vengono dati i valori per entrambi.

| R1=20KΩ                    | $C0=0(SLD2), 2\div7pF(SLD1)$     |
|----------------------------|----------------------------------|
| R2=2KΩ                     | C1=68nF                          |
| R3=20KΩ                    | C2=0(SLD1),2÷7pF(SLD2)           |
| R4=20KΩ trimmer            | C3=0.1µF                         |
| R5=10Ω                     | C4=0.1µF                         |
| R6=316Ω(SLD1),162Ω(SLD2)   | C5=0.1µF                         |
| R7=316.2K(SLD1),300K(SLD2) | C6=0.1µF                         |
| R8=75Ω(SLD1),68Ω(SLD2)     | C7=0.1µF                         |
| R9=3.6K                    |                                  |
| R10=475Ω                   | BD=backdiode 15125LFBD della CCI |
|                            |                                  |

Le figure 2.2.3 e 2.2.4 riguardano le misure di return loss, le 2.2.5, 2.2.6 l'adattamento di ingresso, la 2.2.7 la funzione di trasferimento e le 2.2.8 - 2.2.12la linearità dei due square law detector. Per quanto riguarda la linearità i valori di uscita non è detto che rispecchiano la realtà definitiva perchè il guadagno è stato più volte cambiato per raggiungere il valore di conversione kelvin/count, o kelvin/mV, voluto. Nelle specifiche globali del polarimetro si indicherà il valore di guadagno definitivo.

















F19. 2.2.12



POLARIM.XLS Chart 11

Per quanto riguarda il moltiplicatore analogico (correlatore) lo schema elettrico è



Fig. 2.2.13

| R1=2.2Ω                                | C1=470pF  |  |
|----------------------------------------|-----------|--|
| R2=51Ω                                 | C2=470pF  |  |
| R3=3.3Ω                                | C3=0.1µF  |  |
| R4=51Ω                                 | C4=0.1µF  |  |
| R5=51Ω                                 | C5=1µF    |  |
| R6=51Ω                                 | C6=10nF   |  |
| R7=1.2KΩ                               | C7=1µF    |  |
| R8=1.2KΩ                               | C8=10nF   |  |
| R9=27KΩ                                | C9=2.2µF  |  |
| R10=1.2KΩ                              | C10=0.1µF |  |
| R11=2.4KΩ                              | C11=0.1µF |  |
| R12=27KΩ                               | C12=2.2µF |  |
| R13=7.5KΩ                              | C13=220nF |  |
| R14=500Ω trimmer                       | C14=0.1µF |  |
| R15=7.5KΩ                              | C15=0.1µF |  |
| R16=1.2KΩ                              | C16=330nF |  |
| L1= 270 µH                             | C17=330nF |  |
| F1= F2= Filtri Π-CLC mod. 50DO3 (ERIE) |           |  |

Le figure che seguono mostrano le misure su funzione di trasferimento dei due moltiplicatori, la loro differenza e la linearità a tre diverse frequenze in banda. Ricordo che la banda utile è 100÷500 MHz.

TRANFER FUNCTION M1 SMD JAN 97

fig. 2.2.14

¥19. 2.2.16



fig. 2.2.15

22





9874-

-5200





LINEARITY AT 500 MHz, M1SMD JAN 97

fig. 2.2.19

26

-4862 -2681 -1225 4.029-4.315-091-LINEARITY AT 100 MHz, M2 SMD JAN 97 81.87-89.65-78.01-0ut: (mV) -496 -2.502 2.1-1 st measurement by bolometer 19.0-15.0-91.0-80.0-**\*0.0**-20.0-٥.0--49 ß 4 -13 -40 -22 -31 Pin. (dBm)

fig. 2.2.20



fig. 2.2.21



LINEARITY AT 500 MHz, M2 SMD JAN 97

fig. 2.2.22

Fig. 2.2.22

E' stato inoltre misurato quanto le uscite Qmis ed Umis sono bilanciate, ovvero quanto il rapporto assiale della elettronica è uguale a 1. Questo dipende ovviamente da quanto i cammini elettrici che portano agli ingressi dei due moltiplicatori sono uguali (vedi fig. 2.2.1) e da quanto è uguale la funzione di trasferimento dei due moltiplicatori, in modulo e fase.

Di seguito sono riportate tali misure a diverse frequenze, si è utilizzato il metodo del battimento delle due uscite Qmis, Umis ottenendo figure di Lissajous che, idealmente, dovrebbero essere dei cerchi. Il banco di misura è siffatto



Nota: i cavi 1 e 2 sono calibrati in fase

Fig. 2.2.23

Si impostano i generatori di segnali con frequenze diverse di un solo hertz, il battimento relativo viene mostrato sull'oscilloscopio. La calibrazione dei cavi è necessaria per essere certi che all'ingresso del polarimetro arrivino due frequenze in fase. I valori di ampiezza impostati sui generatori sono stati tali da porgere la stessa ampiezza, -10 dBm, a IF1 ed IF2.









fig. 2.2.27










Nel seguito si danno informazioni sugli amplificatori di ingresso, controllati nella loro differenza di fase (fig. 2.2.33), sugli ibridi 90°, si vedano le figure da 2.2.34 a 2.2.36 per le funzioni di trasferimento ad entrambe le porte d'uscita per entrambi i componenti: si nota come l'uscita 90° abbia un andamento speculare rispetto alla uscita 0°, inficiando in parte il bilanciamento d'ampiezza agli ingressi dei moltiplicatori. Si aggiungono inoltre in Allegato 1 i data sheet del convertitore A/D e del RS232 modem.









-In



### 3. IL POLARIMETRO: ALGORITMO MATEMATICO

Avendo a disposizione l'hardware di acquisizione il passo successivo consiste nel costruire una opportuna strategia osservativa e un programma che consenta la acquisizione dei numeri alle uscite del polarimetro e si interfacci col sistema antenna.

Le uscite polarimetriche non sono di per sè direttamente i parametri di Stokes, vuoi perchè non calibrati, vuoi perchè la polarizzazione intrinseca introdotta dal sistema ricevente "sporca" ciò che si vuole misurare. L'effetto che ne consegue è duplice, da un lato un' onda incidente non polarizzata viene vista come parzialmente polarizzata, viceversa un'onda incidente parzialmente o totalmente polarizzata viene in parte depolarizzata: in entrambi i casi si intuisce che se non si prendono provvedimenti adeguati per valutare questo inquinamento la misura viene falsata.

Qualitativamente questo significa che nella espressione di Imis compariranno anche termini dovuti a Q,U,V, così come nelle espressioni di Qmis,Umis,Vmis compariranno termini dovuti a I. Inoltre, la stessa espressione di Qmis (Umis) non è valutabile come sovrapposizione degli effetti di tante cause, ciascuna determinante un proprio contributo di Q (U) in quanto vi compare anche un contributo dovuto a U (Q).

Esistono diversi riferimenti a misure polarimetriche, ad esempio [3],[4],[5], tutte facenti riferimento a misure interferometriche, oppure [6] per misure single dish ma con una configurazione a più canali di ingresso dovuta all'utilizzo di due feed in contemporanea.

La caratterizzazione matematica per un sistema ricevente come il nostro viene di seguito trattata prendendo ispirazione dal metodo seguito in [5]. Si è visto che idealmente sarebbe,

(3.1) 
$$I = \mathbf{E}_{l}^{*} \mathbf{E}_{l} + \mathbf{E}_{r} \mathbf{E}_{r}^{*} = \mathbf{E}_{r}^{2} + \mathbf{E}_{1}^{2} \qquad \mathbf{E}_{r}^{2} = (\mathbf{I} - \mathbf{V})/2 \\ V = \mathbf{E}_{l}^{*} \mathbf{E}_{l} - \mathbf{E}_{r} \mathbf{E}_{r}^{*} = \mathbf{E}_{1}^{2} - \mathbf{E}_{r}^{2} \qquad \mathbf{E}_{1}^{2} = (\mathbf{I} + \mathbf{V})/2 \\ Q = \mathbf{E}_{r}^{*} \mathbf{E}_{l} + \mathbf{E}_{r} \mathbf{E}_{l}^{*} = 2\mathbf{E}_{r} \mathbf{E}_{l} \cos\theta \qquad \Leftrightarrow \qquad \mathbf{E}_{r}^{*} \mathbf{E}_{l} = (\mathbf{Q} + \mathbf{j} \mathbf{U})/2 \\ U = \mathbf{j}(\mathbf{E}_{r} \mathbf{E}_{l}^{*} - \mathbf{E}_{r}^{*} \mathbf{E}_{l}) = 2\mathbf{E}_{r} \mathbf{E}_{l} \sin\theta \qquad \mathbf{E}_{r} \mathbf{E}_{l}^{*} = (\mathbf{Q} - \mathbf{j} \mathbf{U})/2$$

Dove in grassetto sono i numeri complessi rappresentativi dei campi e  $\theta$  è l'angolo di polarizzazione "visto" dal sistema ricevente. In realtà, per effetto del crosstalk di polarizzazione, sia  $\mathbf{E}_{l}$  che  $\mathbf{E}_{r}$  sono "inquinati" dal campo incrociato, quindi

(3.2a)  $\mathbf{E}_{R} = \mathbf{E}_{r} + \mathbf{D}_{R}\mathbf{E}_{l}$ (3.2b)  $\mathbf{E}_{L} = \mathbf{E}_{l} + \mathbf{D}_{L}\mathbf{E}_{r}$ 

In cui  $\mathbf{D}_{R} = D_{R}e^{-j\Phi R}$  e  $\mathbf{D}_{L} = D_{L}e^{-j\Phi L}$  sono i cosiddetti D term. I campi vengono trasformati in tensioni nel ricevitore tramite il guadagno complesso della catena

(3.3a)  $\mathbf{V}_{\mathrm{R}} = \mathbf{G}_{\mathrm{R}}\mathbf{E}_{\mathrm{R}}$ (3.3b)  $\mathbf{V}_{\mathrm{L}} = \mathbf{G}_{\mathrm{L}}\mathbf{E}_{\mathrm{L}}$ 

Saranno queste tensioni complesse che subiranno le operazioni di moltiplicazione e rivelazione, il che significa fare

 $\mathbf{V}_{R}\mathbf{V}_{R}^{*}$   $\mathbf{V}_{L}\mathbf{V}_{L}^{*}$   $\mathbf{V}_{R}\mathbf{V}_{L}^{*}$   $-j\mathbf{V}_{L}\mathbf{V}_{R}^{*}$  e prenderne le parti reali.

Utilizzando a ritroso le (3.3a,b) e le (3.2a,b) con le (3.1) si può dimostrare con i dovuti passaggi matematici che

(3.4a) 
$$\mathbf{V}_{R}\mathbf{V}_{R}^{*} = \mathbf{G}_{R}^{2}/2 \left[ \mathbf{I}(1 + \mathbf{D}_{R}^{2}) - \mathbf{V}(1 - \mathbf{D}_{R}^{2}) + \mathbf{D}_{R}(\mathbf{Q} + j\mathbf{U}) + \mathbf{D}_{R}^{*}(\mathbf{Q} - j\mathbf{U}) \right]$$

45

 $\begin{array}{l} (3.4b) \ \boldsymbol{V_L} \boldsymbol{V_L}^* = \boldsymbol{G_L}^2 / 2 \ [I(1 + \boldsymbol{D_L}^2) + V(1 - \boldsymbol{D_L}^2) + \boldsymbol{D_L}(\boldsymbol{Q} - \boldsymbol{j}\boldsymbol{U}) + \boldsymbol{D_L}^*(\boldsymbol{Q} + \boldsymbol{j}\boldsymbol{U})] \\ (3.4c) \ \boldsymbol{V_R} \boldsymbol{V_L}^* = \boldsymbol{G_R} \boldsymbol{G_L}^* / 2 \ [Q(1 + \boldsymbol{D_R} \ \boldsymbol{D_L}^*) - \boldsymbol{j}\boldsymbol{U}(1 - \boldsymbol{D_R} \ \boldsymbol{D_L}^*) + I(\boldsymbol{D_L}^* + \boldsymbol{D_R}) + V(\boldsymbol{D_R} - \boldsymbol{D_L}^*)] \\ (3.4d) \ \boldsymbol{\cdotj} \boldsymbol{V_L} \boldsymbol{V_R}^* = \boldsymbol{G_L} \boldsymbol{G_R}^* / 2 \ [-\boldsymbol{j}\boldsymbol{Q}(1 + \boldsymbol{D_L} \ \boldsymbol{D_R}^*) + U(1 - \boldsymbol{D_L} \ \boldsymbol{D_R}^*) - \boldsymbol{j}I(\boldsymbol{D_L} + \boldsymbol{D_R}^*) - \boldsymbol{j}V(\boldsymbol{D_R}^* - \boldsymbol{D_L})] \end{array}$ 

In verità, prima di prenderne le parti reali, le (3.4) vanno moltiplicate per i guadagni interni del polarimetro, diversi a seconda del percorso di segnale (vedi fig. 2.2.2 guadagni etichettati come  $g_1, g_2, g_Q$ ,  $g_U$ ). Tenendo conto allora che i guadagni dei SLD sono scalari mentre quelli dei moltiplicatori sono complessi, inoltre definendo il vettore polarizzazione della sorgente

(3.5)  $\mathbf{P} \equiv \mathbf{Q} + \mathbf{j}\mathbf{U} \equiv \mathbf{P}\mathbf{e}^{\mathbf{j}\theta}$ 

ed estraendo le parti reali si ha

(3.6) 
$$\Re \{ g_1 \mathbf{V}_L \mathbf{V}_L^* \} = g_1 G_L^2 / 2 [I(1 + D_L^2) + V(1 - D_L^2) + 2 QD_L \cos \Phi_L - 2UD_L \sin \Phi_L] = g_1 G_L^2 / 2 [I(1 + D_L^2) + V(1 - D_L^2) + 2PD_L \cos(\theta + \Phi_L)]$$

(3.7) 
$$\Re \{g_2 \mathbf{V}_R \mathbf{V}_R^*\} = g_2 G_R^2 / 2[I(1 + D_R^2) - V(1 - D_R^2) + 2QD_R \cos\Phi_R + 2UD_R \sin\Phi_R] = g_2 G_R^2 / 2[I(1 + D_R^2) - V(1 - D_R^2) + 2PD_R \cos(\theta - \Phi_R)]$$

Si faccia inoltre l'ipotesi che  $D_L$  e  $D_R$  siano << 1 cosicchè si possono trascurare i loro quadrati, definiamo inoltre

(3.8) 
$$\mathbf{G}_{L} \equiv \mathbf{G}_{L} e^{j\psi L}$$
ed $\mathbf{G}_{R} \equiv \mathbf{G}_{R} e^{j\psi R}$ (3.9)  $\mathbf{D}_{L}^{*} + \mathbf{D}_{R} \equiv \Sigma e^{j\sigma}$ ed $\mathbf{D}_{R} - \mathbf{D}_{L}^{*} \equiv \Delta e^{j\delta}$ (3.10)  $\mathbf{g}_{Q} \equiv g_{Q} e^{j\gamma q}$ ed $\mathbf{g}_{U} \equiv g_{U} e^{j\gamma u}$ 

Allora

 $\Re e\{ \mathbf{g}_{Q} \mathbf{V}_{R} \mathbf{V}_{L}^{*} \} = g_{Q} G_{R} G_{L} / 2[Pcos(\theta + \gamma_{q} + \psi_{R} - \psi_{L}) + I\Sigma cos(\sigma + \gamma_{q} + \psi_{R} - \psi_{L}) + V\Delta cos(\delta + \gamma_{q} + \psi_{R} - \psi_{L})]$   $\Re e\{ \mathbf{g}_{U}(\mathbf{\cdot j} \mathbf{V}_{L} \mathbf{V}_{R}^{*}) \} = g_{U} G_{R} G_{L} / 2[Psen(\theta + \gamma_{u} - \psi_{R} + \psi_{L}) - I\Sigma sen(\sigma - \gamma_{u} + \psi_{R} - \psi_{L}) - V\Delta sen(\delta - \gamma_{u} + \psi_{R} - \psi_{L})]$ 

Le quattro parti reali così ottenute altro non sono che le quattro uscite del polarimetro, ovvero

 $\begin{array}{l} (3.11a) \ TP1mis = g_1 G_L^{-2}/2[I+V+2PD_L cos(\theta+\Phi_L)] \\ (3.11b) \ TP2mis = g_2 G_R^{-2}/2[I-V+2PD_R cos(\theta-\Phi_R)] \\ (3.11c) \ Qmis = g_Q G_R G_L/2[Pcos(\theta+\gamma_q+\psi_R-\psi_L)+I\Sigma cos(\sigma+\gamma_q+\psi_R-\psi_L)+V\Delta cos(\delta+\gamma_q+\psi_R-\psi_L)] \\ (3.11d) \ Umis = g_U G_R G_L/2[Psen(\theta+\gamma_u-\psi_R+\psi_L)-I\Sigma sen(\sigma-\gamma_u+\psi_R-\psi_L)-V\Delta sen(\delta-\gamma_u+\psi_R-\psi_L)] \end{array}$ 

Sulla base delle (3.11) la strategia osservativa deve prevedere quantomeno una calibrazione di guadagno, cioè la determinazione dei quattro coefficienti fuori dal segno di []. Per ottenere ciò si dovrà usare l'iniezione del solito diodo di rumore (total power) e uno "spot" osservativo su una sorgente di polarizzazione nota (per Qmis e Umis). Ne consegue inoltre che occorrerà sfruttare la classica tecnica di on-off per eliminare l'influenza sulla misura di tutto ciò che non è sorgente (atmosfera, effetti di elevazione, offset non nulli all'uscita del polarimetro). In questo modo le (3.11) possono essere espresse in Jy o in kelvin.

Il software del polarimetro, a cui per approfondimenti si rimanda ai documenti [7] e [8], è diviso in due parti. La prima consente di lanciare una o più schedule a tempo ed acquisire i dati del polarimetro: questa parte del programma prevede l'interfacciamento con il Field System per puntare la antenna, inserire/disinserire la marca di calibrazione ecc. L'interfaccia utente si presenta nel modo seguente

| POLARIMETER MANAGER          | Wed Oct 01 17:10:58 1997     | UT:274171058           | ×                |
|------------------------------|------------------------------|------------------------|------------------|
| <u>F</u> ile <u>H</u> elp    |                              |                        |                  |
|                              |                              |                        |                  |
|                              |                              |                        |                  |
| Schedules Programming:       |                              |                        |                  |
| Schedule Name: sch3c286      | Output File: IC:\s           | ch3c286.dat            | Save schedule    |
|                              |                              |                        | Delete schedule  |
| Source Name: 3c286           | BA: 132849.7                 | DEC: 304558.7          | Epoch: 1950      |
|                              |                              | 020. 1001000.1         |                  |
| Observation Start Time: 2750 | 00000 Observatio             | n Stop Time: 27510300  | 0                |
| ON Time: 000000              | OFF Time                     | 000040                 |                  |
|                              | UFF TIME:                    | 1000040                |                  |
| Receiver Frequency (GHz): 0  | AL Value (1): CAL Value (2): |                        |                  |
| 5.0 💌                        | 6.80 6.80                    | A/D Converte           | r Averaging: 🛛 💌 |
|                              |                              |                        |                  |
| Calibration Time             | Calibration                  | Period (OFF cicles):[2 |                  |
| OFF Beam: 5                  | OFF Coord                    | linate: 🛛 🔽            |                  |
|                              |                              |                        |                  |
|                              |                              |                        |                  |

c:\polar\rel\l286itf.bmp

Mentre durante la acquisizione l'interfaccia utente è del tipo

| SCHEDULE EXECUTER                            | Wed Sep 03 14:40 | :23 1997 UT:24 | 6144023                       |
|----------------------------------------------|------------------|----------------|-------------------------------|
| TP1 TP2                                      |                  | U meas.        |                               |
|                                              |                  |                | Pause     Stop Acquisition    |
|                                              |                  |                | Zoom IN Zoom OUT              |
|                                              |                  |                | Zoom Factor: 1.2              |
|                                              |                  |                | Show current time acquisition |
|                                              |                  |                | Schedule execution state:     |
|                                              |                  |                | Initializing polarimeter      |
|                                              |                  |                | Antenna state:                |
|                                              |                  |                | Calibration state:            |
| •                                            |                  |                |                               |
|                                              |                  |                | Last FS command sent:         |
| Acquisition record<br>(real time or selected |                  |                |                               |
| by mouse click):                             |                  |                | Last FS response received:    |
|                                              |                  |                |                               |

c:\polar\rel\exes1.bmp

Una volta ottenuto il file dei quattro numeri TP1mis, TP2mis, Qmis, Umis con annesse le misure di calibrazione e di on/off un software di post elaborazione estrae da esso i quattro parametri di Stokes e, contestualmente, la polarizzazione strumentale.

Questa parte di software è in ambiente IDL e calcola una elaborazione delle (3.11) che valuta I', V', Q', U'a partire dal dato grezzo TP1mis, TP2mis, Qmis, Umis, cioè calcola

 $\begin{array}{l} (3.12a) \; (TP1mis/g_1{G_L}^2 + TP2mis/g_2{G_R}^2) = I' \\ (3.12b) \; (TP1mis/g_1{G_L}^2 - TP2mis/g_2{G_R}^2) = V' \\ (3.12c) \; 2Qmis/g_Q{G_R}{G_L} = Q' \\ (3.12d) \; 2Umis/g_U{G_R}{G_L} = U' \end{array}$ 

Un ulteriore considerazione da aggiungere riguarda l'angolo  $\theta$ . Per definizione (vedi la 3.5) è l'angolo del vettore polarizzazione della sorgente in osservazione. La sorgente viene vista però tramite una antenna a montatura altoazimutale che ne consente il continuo inseguimento, ovvero l'antenna "vede" la sorgente sotto un angolo  $\theta$  continuamente variabile. Tale angolo è la somma di un termine costante che contiene l'angolo di polarizzazione intrinseco dell'oggetto, 2a (vedi pag. 4 e fig. 2.1.1) e un termine variabile nel tempo  $2\chi$ . L'espressione dell'angolo parallattico  $\chi$  è

 $\chi = \arctan[\cos(\ln t) \sin(\ln a)/(\sin(\ln t) \cos(\det) - \cos(\ln t) \sin(\det) \cos(\ln a))]$ 

lat= latitudine della antenna ha= angolo orario dec= declinazione della sorgente

Esplicitando le operazioni (3.12) le (3.11) divengono cosi

 $\begin{array}{l} (3.13a) \quad I' = I + P\Sigma cos(2\chi + 2a + \sigma) \\ (3.13b) \quad V' = V - P\Delta cos(2\chi + 2a + \delta) \\ (3.13c) \quad Q' = Pcos(2\chi + 2a + \gamma_q + \psi_R - \psi_L) + I\Sigma cos(\sigma + \gamma_q + \psi_R - \psi_L) + V\Delta cos(\delta + \gamma_q + \psi_R - \psi_L) \\ (3.13d) \quad U' = Psen(2\chi + 2a + \gamma_u - \psi_R + \psi_L) - I\Sigma sen(\sigma - \gamma_u + \psi_R - \psi_L) - V\Delta sen(\delta - \gamma_u + \psi_R - \psi_L) \end{array}$ 

Alcune considerazioni:

- come si era preannunciato qualitativamente la polarizzazione strumentale inquina tutti e quattro i numeri di Stokes (I,V,Q,U) della sorgente
- l'osservazione di una sorgente polarizzata introduce una extra potenza su l',V' per il fatto che  $(\Sigma,\sigma)$ ed  $(\Delta,\delta)$  sono  $\neq 0$
- ancora per quest'ultimo motivo anche parte di I,V vanno ad inquinare Q,U. Nel caso ideale ci saremmo aspettati di "vedere" solo  $Pcos(2\chi + 2a)$  ed  $Psen(2\chi + 2a)$

Da ultimo diamo di seguito le relazioni scalari che derivano dalle (3.9), al fine di calcolare i D term

 $\begin{array}{l} (3.14a) \ D_R = [(\Sigma cos\sigma + \Delta cos\delta \ )^2 + (\Sigma sen\sigma + \Delta sen\delta \ )^2]^{1/2}/2 \\ (3.14b) \ D_L = [(\Sigma cos\sigma - \Delta cos\delta \ )^2 + (-\Sigma sen\sigma + \Delta sen\delta \ )^2]^{1/2}/2 \\ (3.14c) \ \Phi_R = arctg[(\Sigma sen\sigma + \Delta sen\delta \ )/(\Sigma cos\sigma + \Delta cos\delta \ )] \\ (3.14d) \ \Phi_L = arctg[(-\Sigma sen\sigma + \Delta sen\delta \ )/(\Sigma cos\sigma - \Delta cos\delta \ )] \end{array}$ 

Sui dati calibrati (3.13) il software di post elaborazione fa un fit sinusoidale con variabile indipendente l'angolo parallattico, ovvero su una funzione generica  $A_1+A_2\cos(2\chi + \varphi_1) e B_1+B_2\sin(2\chi + \varphi_2)$  calcola nei quattro casi le incognite A,B, $\varphi$ .

Dalle (3.13c,d) si vede come possano essere scritte anche nel modo seguente

 $(3.15a) Q' = P\cos(2\chi + \varphi_1) + Q_0$   $(3.15b) U' = Psen(2\chi + \varphi_2) + U_0$   $con \varphi_1 = 2a + \gamma_q + \psi_R - \psi_L$   $\varphi_2 = 2a + \gamma_u - \psi_R + \psi_L$   $Q_0 = I\Sigma cos(\sigma + \gamma_q + \psi_R - \psi_L) + V\Delta cos(\delta + \gamma_q + \psi_R - \psi_L)$   $U_0 = -I\Sigma sen(\sigma - \gamma_u + \psi_R - \psi_L) - V\Delta sen(\delta - \gamma_u + \psi_R - \psi_L)$ 

Nel piano (Q',U') le (3.15) sono le equazioni parametriche di una circonferenza di raggio P e centro ( $Q_0,U_0$ ). Quindi il software di post elaborazione fornisce anche questa opportunità, fare il grafico dei punti (Q',U'). Prove pratiche su sorgenti note confermano questi andamenti sia in termini delle (3.13) che in termini delle (3.15). A tal proposito si vedano i test riportati in [7] ed [8] e nel prossimo capitolo. La unica differenza risiede nell'aver aumentato considerevolmente il guadagno in continua delle uscite Qmis,Umis per poter enfatizzare adeguatamente la polarizzazione strumentale.

Dalle (3.13), (3.14), (3.15) e relative definizioni si può a questo punto tracciare lo schema di risoluzione delle incognite. Si tratta di andare su un calibratore di polarizzazione, cioè una sorgente di cui è nota la coppia (P,a). Le incognite sono

 $\Sigma$ ,  $\sigma$ ,  $\Delta$ ,  $\delta$ ,  $\gamma_q$ ,  $\psi_R$ ,  $\psi_L$ ,  $\gamma_u$ 

L'osservazione e il successivo fit dei dati fornisce

I,  $P\Sigma$ , V,  $P\Delta$  in kelvin 2a +  $\sigma$ , 2a +  $\delta$ ,  $\phi_1$ ,  $\phi_2$ , in gradi Q<sub>0</sub>, U<sub>0</sub>, in counts

Quindi, noto  $P \rightarrow \Sigma, \Delta$ noti  $2a + \sigma, 2a + \delta \rightarrow \sigma, \delta$ Ora noti  $\Sigma, \Delta, \sigma, \delta \rightarrow D_R, D_L, \Phi_R, \Phi_L$  usando le (3.14) Noti  $Q_0, U_0 \rightarrow \gamma_q + \psi_R - \psi_L, -\gamma_u + \psi_R - \psi_L$  considerando che è senz'altro V=0, comunque verificabile noti  $\phi_1, \phi_2 \rightarrow \gamma_q + \psi_R - \psi_L, \gamma_u - \psi_R + \psi_L$ 

In realtà l'equazione di Q<sub>0</sub>, ed  $\varphi_1$ , non danno informazioni diverse, idem dicasi per U<sub>0</sub> e  $\varphi_2$ . Ne consegue che rimangono due equazioni da cui ricavare le due incognite  $\gamma_q + \psi_R - \psi_L$ , ed  $\gamma_u + \psi_R - \psi_L$  con termini noti arcos(Q<sub>0</sub>/I $\Sigma$ ), arcsen(-U<sub>0</sub>/I $\Sigma$ ), oppure  $\varphi_1$ -2a,  $\varphi_2$ -2a.

Le (3.13) possono anche essere scritte in forma matriciale nella seguente maniera. Innazitutto si riscrivano così

(3.16a) I' = I + P $\Sigma$ [cos(2 $\chi$  +  $\sigma$ )cos2a - sen(2 $\chi$  +  $\sigma$ )sen2a]  $(3.16b) Q' = I\Sigma \cos(\sigma + \psi_1) + P[\cos(2\chi + \psi_1)\cos 2a - \sin(2\chi + \psi_1)\sin 2a] + V\Delta \cos(\delta + \psi_1)$  $(3.16c) U' = -I\Sigma sen(\sigma - \psi_2) + P[sen(2\chi + \psi_2)cos2a + cos(2\chi + \psi_2)sen2a] - V\Delta sen(\delta - \psi_2)$  $(3.16d) V' = -P\Delta[\cos(2\chi + \delta)\cos 2a - \sin(2\chi + \delta)\sin 2a] + V$ 

 $\operatorname{con} \psi_1 \equiv \gamma_q + \psi_R - \psi_L$  $\psi_2 \equiv -\gamma_u + \psi_R - \psi_L$ 

e chiamando ancora con  $Q = P\cos 2a$  ed  $U = P\sin 2a$  si può scrivere

(3.17a) I' = I +  $Q\Sigma cos(2\chi + \sigma) - U\Sigma sen(2\chi + \sigma)$  $(3.17b) Q' = I\Sigma \cos(\sigma + \psi_1) + Q\cos(2\chi + \psi_1) - U\sin(2\chi + \psi_1) + V\Delta \cos(\delta + \psi_1)$  $(3.17c) U' = -I\Sigma sen(\sigma + \psi_2) + Qsen(2\chi - \psi_2) + Ucos(2\chi - \psi_2) - V\Delta sen(\delta + \psi_2)$ (3.17d) V' =  $-Q\Delta cos(2\chi + \delta) - U\Delta sen(2\chi + \delta) + V$ 

La forma matriciale è utile perchè distingue coefficienti dipendenti dal tempo (ove rientra l'angolo parallattico) e indipendenti dal tempo (ove rientrano le incognite della polarizzazione strumentale). Si può dunque scrivere la relazione vettoriale tra il vettore dei parametri misurati S' e quelli veri S.

S'(I',Q',U',V') = T\*A\*S(I,Q,U,V)

I.

con

$$\begin{array}{cccc} 1 & \Sigma \cos(2\chi + \sigma) & -\Sigma \sin(2\chi + \sigma) & 0 \\ \Sigma \cos(\sigma + \psi_1) & \cos(2\chi + \psi_1) & -\sin(2\chi + \psi_1) & \Delta \cos(\delta + \psi_1) \\ -\Sigma \sin(\sigma + \psi_2) & \sin(2\chi - \psi_2) & \cos(2\chi - \psi_2) & -\Delta \sin(\delta + \psi_2) \\ 0 & -\Delta \cos(2\chi + \delta) & -\Delta \sin(2\chi + \delta) & 1 \end{array} \equiv \mathbf{T}^* \mathbf{A}$$

 $-\operatorname{sen}\psi_1$  $\cos \psi_2$ Δsenδ

ove

$$\begin{vmatrix} 1 & 0 & 0 & 0 \\ 0 & \cos 2\chi & -\sin 2\chi & 0 \\ 0 & \sin 2\chi & \cos 2\chi & 0 \\ 0 & 0 & 0 & 1 \end{vmatrix} \equiv \mathbf{A}$$

$$\begin{bmatrix} 1 & \Sigma \cos \sigma & -\Sigma \sin \sigma & 0 \\ \Sigma \cos(\sigma + \psi_1) & \cos \psi_1 & -\sin \psi_1 & \Delta \cos(\delta + \psi_1) \\ -\Sigma \sin(\sigma + \psi_2) & -\sin \psi_2 & \cos \psi_2 & -\Delta \sin(\delta + \psi_2) \\ 0 & \Delta \cos \delta & \Delta \sin \delta \end{bmatrix} = \mathbf{T}$$

 $(\mathbf{T}^*\mathbf{A})_{ij} = \Sigma_k T_{ik}^* A_{kj} \quad i,j,k=1...4$ 

Il significato fisico dei coefficienti strumentali è lo stesso che si può anche desumere dalle (3.17). Dalla (3.17a) si vede che se  $\Sigma$  fosse nullo I non sarebbe contaminato dalla parte polarizzata, perciò  $\Sigma$  è detta depolarizzazione, cioè la parte polarizzata che si presenta come total power. Dalle (3.17b,c) si vede

ancora che se  $\Sigma$  fosse nullo il total power non sarebbe parzialmente trasformato in parte polarizzata, perciò  $\Sigma$  è anche detto **polarizzazione strumentale**: cioè depolarizzazione e polarizzazione spuria sono la stessa entità. Quanto la polarizzazione strumentale si distribuisca in Q' ed U' dipende da  $\psi_1, \psi_2$ , ovvero dalla differenza di fase complessiva tra i due canali di ricezione: nell'ipotesi, lecita per quanto detto sulla equalizzazione dei cammini elettrici dentro il polarimetro (cap. 2), che  $\gamma_q = -\gamma_u^{-1}$  si ha  $\psi_1 = \psi_2 \equiv \psi$ , cioè la suddivisione tra Q' e U' dipende dalla differenza di fase tra i due rami di amplificazione del segnale (vedi la 3.8) prima di entrare nel polarimetro.

Dalle (3.17b,c,d) si vede infine che se  $\Delta$  fosse nullo la parte polarizzata circolarmente non andrebbe a inquinare la parte lineare e viceversa, perciò  $\Delta$  lo si può chiamare **polarizzazione incrociata**. Ne consegue inoltre che anche se la polarizzazione circolare V della sorgente è nulla (il che annulla il termine relativo in Q',U') come solitamente è, verrà comunque misurato un termine V', dovuto però a ragioni intrinseche al sistema ricevente.

Per definizione queste grandezze si ricavano dalla matrice T nel seguente modo

$$\Sigma = \sqrt{T_{12}^2 + T_{13}^2} / T_{11} = \sqrt{T_{21}^2 + T_{31}^2} / T_{11}$$
$$\Delta = \sqrt{T_{42}^2 + T_{43}^2} / T_{11} = \sqrt{T_{24}^2 + T_{34}^2} / T_{11}$$

1

La divisione per T<sub>11</sub> sta ad indicare che i due coefficienti sono percentuali del total power I.

Il segno - tiene conto che il cammino elettrico di U deriva da uno sfasamento  $90^{\circ}$  mentre quello di Q no.

## 4. ALCUNE OSSERVAZIONI DI TEST CON L'ANTENNA DI MEDICINA

Sono state fatte svariate osservazioni di test per verificare la corrispondenza di quanto previsto matematicamente nel modello presentato nel capitolo precedente.

Tali test sono stati effettuati a 5GHz inserendo in ingresso al polarimetro anche un filtro IF largo 80MHz per eliminare una fastidiosa interferenza in banda.

Le sorgenti usate sono i noti calibratori in polarizzazione 3c286 e 3c84 come sorgente nota essere non polarizzata. E' stata inoltre osservata 3c138 che si sa essere polarizzata ma variabile.

I test sono stati ripetuti più volte facendo via via variazioni al guadagno in continua del polarimetro per raggiungere la sensibilità necessaria, ovvero per aumentare il fattore counts/Jy. Questo non solo per poter apprezzare pochi mJy di parte polarizzata di sorgenti deboli ma anche per poter amplificare l'effetto della polarizzazione strumentale, teoricamente anch'esso piccolo, si da quantificarlo.

I risultati ultimi sono evidenziati nei seguenti grafici e si riferiscono ai test effettuati tra Novembre e Dicembre 1997. Altri test, precedenti a questi, sono consultabili in [7] al capitolo 5.

Nelle figg. da 4.1 a 4.5 vengono mostrati i risultati di postprocessing per quanto riguarda la sorgente 3c286, che è un calibratore di polarizzazione. Il grafico e il fit sovrapposto conferma ciò che ci si poteva aspettare dal modello matematico spiegato al capitolo 3, ovvero I sostanzialmente costante con l'angolo parallattico e pari alla temperatura d'antenna, V sostanzialmente nullo, Q ed U con andamento sinusoidale. La 3c286 è stata osservata per diverse ore, sia in ascesa sul cielo che nel suo declinare; l'intervallo di angolo parallattico coperto è pari a [- $50^\circ$ ,  $50^\circ$ ]. In fig. 4.5 è poi riportato il cosiddetto cerchio di polarizzazione, ovvero la composizione delle curve Q ed U. Se il sistema funziona correttamente dovrenmo aspettarci come risultato un cerchio il cui raggio rappresenta il modulo del vettore di polarizzazione mentre il vettore congiungente il centro del cerchio con l'origine degli assi rappresenta la polarizzazione strumentale: se fosse nulla il centro del cerchio di polarizzazione coinciderebbe con la coppia (0,0).

Nel caso la sorgente osservata fosse totalmente non polarizzata, come ad esempio 3c84, il cerchio di polarizzazione degenererebbe in una "nube" di punti con baricentro pari al valore di polarizzazione strumentale. In effetti, come si vede dalla fig. 4.11, così accade.

La fig. 4.5 consente anche di calibrare in kelvin la parte polarizzata, infatti è noto che 3c286 ha, a 5 GHz, un flusso totale di 7.48Jy ed una percentuale di polarizzazione del 11.5 %, ovvero 0.823Jy. Ciò significa allora che 0.823Jy corrispondono a 1100 conteggi del convertitore A/D. Questo fattore può essere usato per valutare la parte polarizzata di 3c138, una sorgente polarizzata ma variabile, misurata e mostrata nelle figg. da 4.6 a 4.10: il raggio è pari a 465 conteggi ovvero, da una semplice proporzione, 0.348Jy di parte polarizzata. Il total power I invece è 0.8 K, fig. 4.6, da cui, facendo la proporzione con I di 3c286, fig. 4.1, risulta un flusso totale di 3.99Jy. Pertanto la percentuale di polarizzazione di 3c138 è pari al 8.7 %.

Sempre dalla fig. 4.5 si evince che la risoluzione del polarimetro, per quanto riguarda la parte polarizzata, è pari a 0.75mJy/count. L'accuratezza del convertitore A/D è data al 14esimo bit e quindi riportata in Jy vale 0.75\*4= 3mJy. Naturalmente questo non vuol dire che le misure di parte polarizzata hanno un errore di 3mJy, per ottenere ciò occorrerebbe calcolare la deviazione standard del raggio del cerchio di polarizzazione. Una stima "ad occhio" del rumore gaussiano di fig. 4.5 porterebbe a valutare l'rms in circa 15mJy.





Fig. 4.2



3-286300U.ps



Fig. 4.4

3,286300V.ps





Fig. 4.5

3c286300cle.ps



Fig. 4.6

29. I802881. ps



Fig. 4.7



Fig. 6.8

3c138308V.ps



Fig. 4.9

Se138308V.ps

Raggio = 465 counts Centro = (100, 50) counts



Fig. 4.10

32138308 cle. ps



Fig. 4.11



# 5. RIFERIMENTI

- [1] Kraus "Radioastronomy"
- [2] Rohlfs "Tools of Radioastronomy"
- [3] D.H Roberts, J.F.C. Wardle, L.F. Brown
   "Linear polarization radio imaging at milliarcsecond resolution" The Astrophysical Journal 427, 718-744, 1994 June 1

# [4] R.G. Konway, P.P. Kronberg

- "Interferometric measurement of polarization distributions in radio sources" Mon. Not. R. astr. Soc. (1969) 142, 11-32
- [5] M.M. McKinnon"Point source polarization calibration of a phased array" Astronomy and Astrophysics, 260, 533-542, 1992

# [6] Z. Turlo, T. Forkert, W Sieber, W. Wilson

- "Calibration of the instrumental polarization of radio telescopes" Astronomy and Astrophysics, 142, 181-188, 1985
- [7] T. Dal Pozzo

"Sotware di gestione ed elaborazione dati per osservazioni polarimetriche con l'antenna parabolica della stazione radioastronomica di Medicina" Tesi di laurea, Relatore Prof. E. Gandolfi, Correlatore A. Orfei, Università di Bologna Scienze Mat. Fis. e Nat., Ottobre 1997

# [8] A. Orfei, T. Dal Pozzo

"Manuale d'uso per osservazioni polarimetriche con l'antenna di Medicina" Rapporto Interno IRA 238/97 ALLEGATO 1



# ±18-Bit ADC with Serial Interface

Low Supply Current
 60μA (Normal Operation)
 1μA (Sleep-Mode Operation)

Performs up to 100 Conv/Sec

Low Noise: 15µVRMS

±10pA Input Current

Mux and PGA

٠

±0.006% FSR Accuracy at 16 Conv/Sec

Serial I/O Interface with Programmed Output for

### **General Description**

The MAX132 is a CMOS, 18-bit plus sign, serial-output, analog-to-digital converter (ADC). Multi-slope integration provides high-resolution conversions in less time than standard integrating ADCs, allowing operation up to 100 conversions per second. Low conversion noise provides guaranteed operation with ±512mV full-scale input range (2µV/LSB). A simple 4-wire serial interface connects easily to all common microprocessors, and twos-complement output coding simplifies bipolar measurements. Typical supply current is only 60µA and is reduced to 1µA in sleep mode. Four serially programmed digital outputs can be used to control an external multiplexer or programmable-gain amplifier. The MAX132 comes in 24-pin narrow DIP and wide SO packages, and is available in commercial and extended temperature grades.

EV KIT MANUAL FOLLOWS DATA SHEET

19-0009; Rev. 1: 7/92

High resolution, compact size, and low power make this device ideal for data loggers, weigh scales, data-acquisition systems, and panel meters.

### Applications

Remote Data Acquisition Battery-Powered Instruments

Industrial Process Control

Transducer-Signal Measurement Pressure, Flow, Temperature, Voltage, Current, Resistance, Weight ♦ 50Hz/60Hz Rejection

### **Ordering Information**

| PART      | TEMP. RANGE     | PIN-PACKAGE           |
|-----------|-----------------|-----------------------|
| MAX132CNG | 0°C to +70°C    | 24 Narrow Plastic DIP |
| MAX132CWG | 0°C to +70°C    | 24 Wide SO            |
| MAX132C/D | 0°C to +70°C    | Dice*                 |
| MAX132ENG | -40°C to +85°C  | 24 Narrow Plastic DIP |
| MAX132EWG | -40°C to +85°C  | 24 Wide SO            |
| MAX132MRG | -55°C to +125°C | 24 CERDIP**           |

Contact factory for dice specifications. Contact factory for availability and processing to MIL-STD-883.

**Functional Diagram Pin Configuration** TOP VIEW CS 1 24 V+ CREF+V CRE DIN 2 +5V 23 BUFOUT CS 22 INT OUT DOUT 3 SCLK BUF OUT A A A MAX132 SCLK 4 EOC INT OUT 21 INT IN 20 CREF-DIN INTIN 0SC2 5 DOUT REF. MAXIM REF. 0SC1 6 19 CREF+ MAX132 P0 7 18 REF+ P0 AGND P1 8 17 REF-4 P1 IN LO P2 9 +512mV INPUT 16 AGND P2 IN H V -5V P3 10 15 IN LO P3 DGND EOC 11 14 IN HI DGND 12 13 V-DIP/SO NIXIN

Call toll free 1-800-998-8800 for free samples or literature.

Maxim Integrated Products 1

**MAX132** 

Features



# ±18-Bit ADC with Serial Interface

# ABSOLUTE MAXIMUM RATINGS Supply Voltage

| V+ to DGND $\dots$ -0.3V < V+ < +6.0V                   |  |
|---------------------------------------------------------|--|
| V- to DGND                                              |  |
| V+ to V                                                 |  |
| Analog Input Voltage (any input)                        |  |
| Digital Input Voltage (DGND - 0.3V) to (V++0.3V)        |  |
| Continuous Power Dissipation                            |  |
| Narrow Plastic DIP (derate 8.70mW/°C above +70°C) 478mW |  |
| Wide SO (derate 11.76mW/°C above +70°C)                 |  |
|                                                         |  |

Operating Temperature Ranges:

| MAX132C                              | 0°C to +70°C    |
|--------------------------------------|-----------------|
| MAX132E                              | 40°C to +85°C   |
| Storage Temperature Range            | -65°C to +160°C |
| Lead Temperature (soldering, 10 sec) | +300°C          |

Stresses beyond those listed under 'Absolute Maximum Ratings' may cause permanent damage to the device. These are stress ratings only, and functional operation of the device at these or any other conditions beyond those indicated in the operational sections of the specifications is not implied. Exposure to absolute maximum rating conditions for extended periods may affect device reliability.

# ELECTRICAL CHARACTERISTICS

 $(V + = 5V, V - = -5V, DGND = AGND = IN LO = REF LO = 0V, REF HI = 545mV, RINT = 602k\Omega, CINT = 0.0047\mu$ F, CREF = 0.1 $\mu$ F, CLK = 32,768Hz, 60Hz mode, TA = TMIN to TMAX, unless otherwise noted.)

| PARAMETER                      | CONDITIC                                                                                                                    | INS                    | MIN  | TYP     | MAX      | UNITS     |
|--------------------------------|-----------------------------------------------------------------------------------------------------------------------------|------------------------|------|---------|----------|-----------|
| ACCURACY                       |                                                                                                                             |                        |      |         |          |           |
| Resolution                     |                                                                                                                             |                        |      |         | ±18      | Bits      |
| Zero Error                     |                                                                                                                             | TA = +25°C             |      | 0       | ±0.0076  |           |
|                                | VIN HI = OV                                                                                                                 | TA = TMIN to TMAX      |      |         | ±0.0168  | % of FSR  |
| Integral Nonlinearity          | (Notes 1, 2)                                                                                                                | TA = +25°C             |      | ±0.0015 | ±0.006   | % of FSR  |
| Bollover Error                 | (Note 2)                                                                                                                    | TA = +25°C             |      | 0       | ±0.010   |           |
|                                | (14018-3)                                                                                                                   | TA = TMIN to TMAX      |      |         | ±0.032   | % of FSR  |
| Input Voltage Bange            | IN HI to IN LO, for specified a                                                                                             | iccuracy               |      |         | ±512     | mV        |
|                                | See Typical Operating Chara                                                                                                 | cteristics             |      |         | ±2       | V         |
| Leakage Current                |                                                                                                                             | T <sub>A</sub> = +25°C |      | ±2      | ±10      |           |
|                                |                                                                                                                             | TA = TMIN to TMAX      |      | ±12     | ±250     | p A       |
| Common-Mode Rejection Ratio    |                                                                                                                             | Vcm = ±500mV           | 2    | ±0.009  | ±0.032   |           |
|                                |                                                                                                                             | VCM = ±3.0V            |      | ±0.25   | ±0.50    | % of FSR  |
| Common-Mode Range              | mon-Mode Range         IN HI = IN LO         ±0.50         ±0.50           J-Zero 50Hz/60Hz Range         ±3.0         ±3.0 |                        | V    |         |          |           |
| Read-Zero 50Hz/60Hz Range      |                                                                                                                             |                        |      |         | ±3.1     | % of FSR  |
| RMS Noise                      |                                                                                                                             | TA = +25°C             |      | 15      |          | μV        |
| Zero-Reading Drift             | (Note 2)                                                                                                                    |                        |      | ±0.15   | ±1.5     | ppm/°C    |
| Scale Factor Temp. Coefficient | (Note 2)                                                                                                                    |                        |      |         | ±5       | ppm/°C    |
| POWER REQUIREMENTS             |                                                                                                                             | 40                     |      |         |          | 1 PPINT C |
| Positive Supply Voltage        |                                                                                                                             |                        | 4.5  |         | 5.5      | V         |
| Negative Supply Voltage        |                                                                                                                             |                        | -5.5 |         | -4.5     | V         |
| Positive Supply Bejection      | VIN HI = 400mV, V- = -5.0V.                                                                                                 | T <sub>A</sub> = +25°C |      | ±0.003  | ±0.0061  |           |
|                                | $4.5V \le V + \le 5.5V$                                                                                                     | TA = TMIN to TMAX      |      | ±0.003  | ±0.0168  | % of FSR  |
| Negative Supply Rejection      | VIN HI = 400mV, V+ = 5.0V.                                                                                                  | TA = +25°C             |      | ±0.003  | ±0.0061  |           |
| Hegetive Supply Rejection      | -5.5V ≤ V- ≤ -4.5V                                                                                                          | TA = TMIN to TMAX      |      | ±0.003  | ±0.0168  | % of FSR  |
| Positive Supply Current        | Digital input = 0V or V+                                                                                                    |                        |      | 60      | 125      | μΑ        |
| Negative Supply Current        | Digital input = 0V or V+                                                                                                    |                        |      | -35     | -65      | цА        |
| Digital Ground Supply Current  | Digital input = 0V or V+                                                                                                    |                        |      | -25     | -60      | uА        |
| Positive Sleep-Mode Current    | Digital input = 0V or V+                                                                                                    |                        |      | 1       | 10 .     | шА        |
| Negative Sleep-Mode Current    | Digital input = 0V or V+                                                                                                    |                        |      | -1      | -10      | цА        |
|                                |                                                                                                                             |                        |      |         | _ /1/ /1 | XIN       |

ELECTRIC (V+ = 5V. V-fCLK = 32,7E PAR DIGITAL SI Output High Output Low Input High Input Low Input Curre Input Capa INTERFA (Test Circuit F CS Lead Ti CS Lag Tim SCLK High SCLK LOW T CS High Pu DIN to SCL DIN to SCL DOUT Acce State Data Valid DOUT Disa Delay to PC Delay to PC Note 1: Mai Note 2: Gu NIX

)

)

)

)



€

C

8.

C

# ±18-Bit ADC with Serial Interface

ELECTRICAL CHARACTERISTICS (continued) (V+ = 5V, V- = -5V, DGND = AGND = IN LO = REF LO = 0V, REF HI = 545mV, RINT = 602kΩ, CINT = 0.0047μF, CREF = 0.1μF, ICLK = 32,768Hz, 60Hz mode, Ta = TMIN to TMAX, unless otherwise noted.)

| PARAMETER         | SYMBOL | CONDITIONS                                        | MIN | TYP | MAX     | UNITS |
|-------------------|--------|---------------------------------------------------|-----|-----|---------|-------|
| DIGITAL SECTION   |        |                                                   |     |     |         |       |
|                   |        | DOUT, IOUT = -1mA                                 | 3.5 | 4.3 |         |       |
| Output High       | Voн    | DOUT, IOUT = -100µA                               | 4.0 | 4.5 |         | v     |
|                   |        | EOC, P0-P3, IOUT = -100µA                         | 4.0 | 4.7 |         |       |
| Output Low        | Vo     | DOUT, IOUT = 1.6mA                                |     | 0.1 | 0.4     |       |
| Odiput Low        | VOL    | EOC, P0-P3, IOUT = 100µA                          |     | 0.1 | 0.4     | v     |
| Input High        | VIH    | Referred to DGND, 4.5V ≤ V+ ≤ 5.5V, CS, DIN, SCLK | 2.4 |     | 0.1 0.4 |       |
| Input Low         | VIL    | Referred to DGND, 4.5V ≤ V+ ≤ 5.5V, CS, DIN, SCLK |     |     | 0.8     | v     |
| Input Current     | lin    | CS, DIN, SCLK, and DOUT when three-stated         |     | ±10 | ±500    | nA    |
| Input Capacitance | CIN    | CS, DIN, SCLK, and DOUT when three-stated         |     |     | 5       | pF    |

# 0°C to +70°C 40°C to +85°C 5°C to +160°C .....+300°C

ly, and functional ied. Exposure to

 $REF = 0.1 \mu F$ ,

UNITS

Bits % of FSR

% of FSR

% of FSR

mV ٧ pA % of FSR V % of FSR μV ppm/\*C ppm/°C INTERFACE TIMING

(Test Circuit of Figure 1, Figure 2, V+ = 5V, V- = -5V, DGND = AGND = 0V, TA = +25°C, unless otherwise noted.) (Note 2)

| PARAMETER                             | SYMBOL | CONDITIONS   | MIN TYP | MAX | UNITS |
|---------------------------------------|--------|--------------|---------|-----|-------|
| CS Lead Time                          | t1     |              | 500     |     | ns    |
| CS Lag Time                           | t2     |              | 400     |     | ns    |
| SCLK High Time                        | t3     |              | 400     |     | ns    |
| SCLK Low Time                         | t4     |              | 300     |     | ns    |
| CS High Pulse Width                   | t5     |              | 1       |     | μs    |
| DIN to SCLK Setup Time                | t6     |              | 0       |     | ns    |
| DIN to SCLK Hold Time                 | t7     |              | 200     |     | ns    |
| DOUT Access Time from Three-<br>State | ta     | See Figure 3 |         | 320 | ns    |
| Data Valid                            | t9     |              |         | 60  | ns    |
| DOUT Disable Time to Three-State      | t10    | See Figure 4 |         | 320 | ns    |
| Delay to P0-P3 High                   | t11    |              | 230     | 350 | ns    |
| Delay to P0-P3 Low                    | t12    |              | 230     | 350 | ns    |

Note 1: Maximum deviation from best straight-line fit. Note 2: Guaranteed by design, not tested.



μA μΑ 1XIN NIXIN



# ±18-Bit ADC with Serial Interface



0

C







Figure 4. Load Circuits for Disable Time to Three-State

-

.

| PIN | NAME | FUNCTION                                                                                                                                                                                                                                                            |
|-----|------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1   | CS   | CHIP SELECT Input has 3 functions: 1) When low, selects IC for communication; 2) on rising edge, loads input shift register data into one of the command registers; 3) on failing edge, loads data from one of the output registers into the output shift register. |
| 2   | DIN  | Serial Data In, D7 first bit in.                                                                                                                                                                                                                                    |
| 3   | DOUT | Serial Data Out, D7 first bit out. CS controls the three-state output condition.                                                                                                                                                                                    |
| 4   | SCLK | Serial Clock Input. On SCLK's rising edge, data is shifted into the internal shift register through DIN. On SCLK's falling edge, data is clocked out of DOUT.                                                                                                       |
| 5   | OSC2 | Oscillator Output 2 is normally connected to a 32,768Hz crystal. No connection with external clock.                                                                                                                                                                 |
| 6   | OSC1 | Oscillator Input 1 is normally connected to a 32,768Hz crystal, or may be connected to an external clock                                                                                                                                                            |
| 7   | PO   | User-programmable output bit 0 - programmed through the serial port                                                                                                                                                                                                 |
| 8   | P1   | User-programmable output bit 1 - programmed through the serial port                                                                                                                                                                                                 |
| 9   | P2   | User-programmable output bit 2 - programmed through the serial port                                                                                                                                                                                                 |
| 10  | P3   | User-programmable output bit 3 - programmed through the serial port                                                                                                                                                                                                 |
| 11  | EOC  | End of Conversion Output goes high at end of conversion.                                                                                                                                                                                                            |

INXINI

**MAX132** 

# **MAX132**

| FUNCTION                                                                                                 | NAME    | PIN |
|----------------------------------------------------------------------------------------------------------|---------|-----|
| Digital Ground – power-supply return                                                                     | DGND    | 12  |
| Negative Supply, nominally -5V                                                                           | V-      | 13  |
| Positive Analog Input                                                                                    | IN HI   | 14  |
| Negative Analog Input                                                                                    | IN LO   | 15  |
| Analog Ground                                                                                            | AGND    | 16  |
| Negative Reference Input                                                                                 | REF-    | 17  |
| Positive Reference Input                                                                                 | REF+    | 18  |
| Positive Reference Capacitor connection                                                                  | CREF+   | 19  |
| Negative Reference Capacitor connection                                                                  | CREF-   | 20  |
| Integrator Input                                                                                         | INT IN  | 21  |
| Integrator Output. To minimize noise, this pin should drive the capacitor's outside foil (negative end). | INT OUT | 22  |
| Buffer-Amplifier Output drives the integrator resistor.                                                  | BUF OUT | 23  |
| Positive Supply, nominally +5V                                                                           | V+      | 24  |

### **Functional Description**

±18-Bit ADC with Serial Interface

The MAX132 integrates the input voltage for a fixed period of time, then deintegrates a known reference voltage and measures the time required to reach zero. Good line rejection is achieved by setting the (input) integration time equal to one 50Hz or 60Hz period. The MAX132 has a 50Hz/60Hz mode selection bit that sets the integration time to 655/545 clock periods, respectively, so that 50Hz/60Hz rejection is obtained with a 32,768Hz crystal. The MAX132 is tested and guaranteed at a 16 conv/sec throughput rate. Figure 1 shows the basic MAX132 application circuit, with component values selected for 16 conv/sec.

For applications that don't require 50Hz/60Hz rejection, the MAX132 will operate up to 100 conv/sec at reduced accuracy (typically 0.012% FSR nonlinearity, or  $\pm$ 13 bits). In these applications, the 50Hz mode is recommended because of its longer (655 count) integration time. See *Increased Speed* section.

### Analog Design Procedure Input Voltage Range

The differential input voltage is applied across pins 14 and 15 (IN HI, IN LO). Performance is tested and guaranteed at  $\pm$ 512mV full scale, corresponding to a 2 $\mu$ V/LSB resolution at 18 bits. In general:

Resolution [Volts/LSB] = VIN (FS) /262,144

6

For larger differential input ranges, consult the *Typical Operating Characteristics* section. Also note in that section how accuracy depends on common-mode input voltage (common-mode is defined here as V<sub>IN</sub> LO -AGND). The input voltage at IN HI and IN LO should not

AGND). The input voltage at IN HI and IN LO should not come within 2V of either the positive of negative supply. **Reference Voltage Selection** 

Choose the reference voltage based on the input voltage range and the mode (50Hz/60Hz):

60Hz Mode: VREF =  $\frac{(545 \text{ counts}) (512) (V_{IN} (FS))}{262,144}$ 

For 512mV full scale, a 545mV reference voltage is used for the 60Hz mode and a 655mV reference voltage is used for 50Hz mode. The MAX872 is a 10 $\mu$ A supply-current, 2.50V reference that is ideally suited for MAX132 operation. Figure 7 shows how 2.50V can be divided to obtain the desired reference voltage. The reference input accepts voltage anywhere within the converter's power-supply voltage range; however, for best performance, neither REF+ nor REF- should come within 2V of the supplies.

### **Crystal Frequency**

The crystal frequency sets the conversion rate. Use a 32,768Hz crystal frequency for applications that re-

3683

NINXIN

)

)

))

CREF-

IN HI -X

Figure 5. An

quire 50Hz 16 conv/sec reject both tegrates for and 60Hz m for a single 16.67ms for Figure 6 shwith externa

Refer to the higher conv Manufactur

# ±18-Bit ADC with Serial Interface

### ntinued)

ſ

tive end).

as V<sub>IN</sub> LO -.O should not ative supply. Selection input voltage

(IN (FS))

### (IN (FS))

Itage is used ce voltage is A supply-cur-I for MAX132 be divided to he reference e converter's best perfore within 2V of

### Frequency i rate. Use a

ns that re-

1/1XI/VI



Figure 5. Analog Section Block Diagram

quire 50Hz or 60Hz line rejection. This frequency yields 16 conv/sec. The same clock frequency can be used to reject both line frequencies because the MAX132 integrates for a different number of clock cycles in its 50Hz and 60Hz modes. In each case, the MAX132 integrates for a single complete line cycle (20ms for the 50Hz mode, 16.67ms for the 60Hz mode).

Figure 6 shows the internal oscillator drive circuitry used with external crystals.

Refer to the Increased Speed section for operation at higher conversion rates.

Manufacturers of miniature quartz crystals include: Seiko Instruments (USA) Phone (213) 517-7833 FA X (213) 517-7792 Micro Crystal (Switzerland) Phone +41 (65) 512111

FAX +41 (65) 530557

### **Integrator Components**

The MAX132 requires an integrator resistor (RINT) and capacitor (CINT), a reference capacitor (CREF), and a crystal. All MAX132 tests are performed with a 32,768Hz crystal frequency. The crystal frequency, reference voltage, and integrator current determine the values of RINT and CINT.

IVINXINI -

current for the integrate phase. A  $602k\Omega$  metal-film integrator resistor is recommended for use with reference voltages between 545mV and 655mV. Best linearity is achieved when integration current (IINT) does not exceed 2.0µA. For other reference voltages, select RINT as follows: RINT = VREF 0.5μA < I<sub>INT</sub> < 2.0μA INT

The integrator resistor sets the maximum integrator output

# Integrator Capacitor

Integrator Resistor

The oscillator frequency, integrator resistor, and in-tegrator capacitor set the maximum integrator output-

voltage swing for full-scale reading. The integrator voltage swing is about 3V with a  $602k\Omega$  integrator resistor and a 4.7nF integrator capacitor when the clock frequency is 32,768Hz. If different clock frequencies are used, select CINT using the following equations:

$$CINT = \frac{(VIN(FS))(VINT)}{(RINT)}; \quad 1V < V_{SWING} < 3.5V$$

$$V_{INT} = \frac{545}{f_{OSC}} \text{ for 60Hz mode;}$$

$$V_{INT} = \frac{655}{f_{OSC}} \text{ for 50Hz mode}$$

AL ..... 10

7-21

**MAX132**
# ±18-Bit ADC with Serial Interface

The integrator capacitor's dielectric absorption directly affects integral nonlinearity. High-quality, metal-film capacitors are recommended in the following order of preference: polypropylene, polystyrene, polycarbonate, and polyester (Mylar). The polyester capacitor will generate some integral nonlinearity.

**Reference** Capacitor

The reference capacitor value must be small enough to fully charge from a discharged state on power-up in the desired time, and large enough so the charge does not droop excessively during a conversion. The reference capacitor is normally 0.1 µF for all oscillator frequencies. For applications that require a physically smaller capacitor, the equation below will maintain CREF proportionality.

 $CREF = \frac{0.0033}{fosc}$ 

The reference capacitor must have low leakage, since it stores the reference voltage while floating during the deintegrate phase. Any leakage or charge loss during this phase changes the scale factor, and will cause an error. Appropriate metal-film capacitors recommended for their low-leakage characteristics (in this order) are polypropylene, polystyrene, polycarbonate, and polyester. At temperatures above +85°C, capacitor leakage may affect accuracy. In such cases, increasing the value of CREF will help.

The main source of rollover voltage error is common-mode voltage, which is caused by the reference capacitor losing or gaining charge to stray capacitance. A positive signal with a large common-mode voltage can cause the reference capacitor to gain charge (increase voltage). In contrast, the reference capacitor will lose charge (decrease voltage) when deintegrating a negative input signal. Rollover error is a direct result of the difference in reference to



Figure 6. MAX132 Internal Oscillator Drive Circuitry

positive or negative input voltages. Use an optimum reference capacitor to hold rollover error under one-half count for worst-case conditions. A common-mode voltage near or at AGND minimizes rollover error caused by these sources.



1

3)

)

Serial data at DIN is sent in 8-bit packets and is shifted into the internal 8-bit shift register with each rising edge of  $S_{CLK}$ . The data is then latched into either command input register 0 or command input register 1, as determined by the LSB of the data sent, and is latched on the rising edge of CHIP SELECT (CS). Data is clocked out of the selected output register on each falling edge of S<sub>CLK</sub>. D7(MSB) must be the first data bit to be shifted in and is the first bit to be shifted out.

Because data is shifted out at the same time command data is shifted in, command data must be clocked in on the previous 8-bit read-write cycle to receive conversion data in the present cycle.

Since there is no internal power-on reset, initialize the MAX132 immediately after power-up to insure correct operation.

Table 1 defines each bit of five registers: the two command input registers, output register 0, output register 1, and the status output register.

**Command Input Register 0** 

Register-Set Bits

Data bits D1 and D2 of command register 0 (RS1 and RS0) determine the data to be read on the data bus. These bits select which register outputs data to the bus. Table 2 defines the bit values that determine which register is read on the next cycle (see Figure 8).



- NINXIN

Table 1.

Comman Register

Comman Register Output R RS1 = 0.

Output R RS1 = 0,

Output S Register RS1 = 1,

NOTE: F

R

Cy

DATA IN INST

# ±18-Bit ADC with Serial Interface

starts when EOC = 1. In sleep mode, the supply current is typically 1mA, the oscillator shuts down, and data can be read. When sleep mode is released, the analog circuitry needs time to stabilize before the next conversion starts. Accomplish this by writing a separate instruction to emerge from sleep mode, and wait at least one conversion cycle before writing a start instruction.

# 50Hz/60Hz

**MAX132** 

With a 32,768Hz crystal, the 50Hz/60Hz bit sets the integrate period equal to one line cycle for 50Hz/60Hz environments. When D6 (in command input register 0) is set to 0, the integrate count is an integer multiple of 60Hz (32,768Hz/60Hz = 546 counts). When D6 is set to 1, the integrate input count is an integer multiple of 50Hz (32,768Hz/50Hz = 655 counts). Achieve the greatest AC rejection by adjusting the integration period for 50Hz or 60Hz. Start Conversion Bit

The start conversion bit (D7) in command input register 0 initiates a conversion when set to 1. The MAX132

### Table 2. Register Set-Bit Definitions

| RS0 RS1    |   | DEFINITIONS                                                                                                 |  |  |
|------------|---|-------------------------------------------------------------------------------------------------------------|--|--|
| 0          | 0 | Selects register 0; output for data bits B3-B10                                                             |  |  |
| 1 0<br>0 1 |   | Selects register 1; output for data bits B11-B18                                                            |  |  |
|            |   | Selects register 2; output for status bits<br>B0-B2, polarity, sleep, integrating, EOC and<br>collision bit |  |  |
| 1          | 1 | Invalid data                                                                                                |  |  |

 Cycle 1
 Cycle 2
 Cycle 3

 SET UP WRITE
 SET UP WRITE
 SET UP WRITE

 DATA IN
 INSTRUCTION
 INSTRUCTION

 READ DATA
 READ DATA
 READ DATA

 DATA OUT
 D0
 STATUS

Figure 8. Instruction and Data Sequencing

### Read-Zero Bit

The read-zero bit allows the ADC to calibrate on command for zero offset. The read-zero bit, when set to 1, internally shorts the inputs; when a start-conversion command is given, the zero error is converted. Subtract the results from the standard external measurement conversion when the read-zero conversion ends. If the read-zero bit is set to 0, the converter measures the voltage between IN HI and IN LO once a start bit is given. Take a new zero reading periodically and whenever the ambient temperature, the reference voltage, or the common-mode input voltage are changed.

Averaging multiple read-zero measurements provides the most accurate read-zero value.

### Sleep Bit

# When the sleep bit is set to 1, and 1 is written to D5 in command input register 0, the low-power sleep mode

## Table 1. Register Map of Input and Output Data

| REGISTER                                      |     | DATA BIT               |                  |                      |                  |               |               |               |           |
|-----------------------------------------------|-----|------------------------|------------------|----------------------|------------------|---------------|---------------|---------------|-----------|
|                                               |     | D7                     | D6               | D5                   | D4               | D3            | D2            | D1            | D0        |
| Command Input<br>Register 0                   | •1• | Start<br>Convert       | 50Hz             | Sleep                | Read Zero        | Don't<br>Care | RS0*          | RS1*          | 0         |
|                                               | .0. | Returns to<br>0 at EOC | 60Hz             | Awake                | Read VIN         | Don't<br>Care |               |               |           |
| Command Input<br>Register 1                   |     | Set P3<br>Output       | Set P2<br>Output | Set P1<br>Output     | Set P0<br>Output | Don't<br>Care | Don't<br>Care | Don't<br>Care | 1         |
| Output Register 0<br>RS1 = 0, RS0 = 0         |     | B10                    | B9               | B8                   | B7               | B6            | B5            | B4            | B3        |
| Output Register 1<br>RS1 = 0, RS0 = 1         |     | B18<br>MSB             | B17              | B16                  | B15              | B14           | B13           | B12           | B11       |
| Output Status<br>Register<br>RS1 = 1, RS0 = 0 | •1• | Collision              | EOC              | Integrating<br>Input | Sleep            | - Polarity    | B2            | B1            | B0<br>LSB |
|                                               | .0. | No Collision           | Converting       | Not<br>Integrating   | Awake            | + Polarity    |               |               |           |

MIXIM -

an optimum inder one-half on-mode voltror caused by (

### interface

and is shifted th rising edge her command ir 1, as deteratched on the clocked out of edge of S<sub>CLK</sub>. lifted in and is

me command clocked in on ve conversion

, initialize the nsure correct

the two comput register 1,

### **Register** 0

ster-Set Bits ar 0 (RS1 and the data bus, ata to the bus, ermine which ire 8).

The second



# ±18-Bit ADC with Serial Interface

immediately starts a conversion, stops at conversion end, and then waits for the next start-bit command. A start instruction is needed to initiate each conversion.

To initiate a continuous data stream, write a separate start command for each conversion in three ways:

- Wait longer than a known conversion time and then write another start command.
- Poll either the EOC status register bit or the EOC line to determine conversion end and start time for the next conversion. EOC becomes 1 at conversion end at count 0000 of the conversion counter (Figure 9).
- 3. Set the start bit to 1 before a conversion end. The internal conversion counter is then checked for its count. If the count is 0000 (EOC = 1), a new conversion starts and the conversion counter is set to 0001. The start bit resets to 0 after 5 clock cycles. The MAX132 will not check the start bit again until the conversion counter returns to a 0000 count. This means a start command can be given any time after 0005 internal conversion counter returns to 0000.

### **Command Input Register 1**

User-Programmable Output Bits P0 to P3 Command input register 1 always has data bit D0 = 1. Data bits D4 to D7 of command register 1 control the states of the user-programmable output pins P0 to P3, respectively (see Table 1). These four outputs can be used to control an external multiplexer, programmable-gain amplifier, or other devices.

## **Output Registers**

#### **Register** 0

1

**)**)

3)

))

Register 0 contains the low-byte (bits B3-B10) conversion data. New data is available after EOC goes high. Access register 0 by setting RS0 and RS1 to 0. Output data is the sum of system offset (read zero) plus the results of the external input voltage measurement.

### Register 1

Register 1 contains the high-byte (bits B11-B18) data. Data is in a twos-complement format, where the polarity bit is a 1 for negative polarity data. Access register 1 by setting control bits RS0 = 1 and RS1 = 0 when writing to the command input register.

### Status Register

The B0, B1, and B2 bits are located in the status register. At the end of each conversion these bits are updated and read back from the status register. For full 18-bit resolution, use bits B0-B2. To stabilize the result of these 18 bits, use an averaging technique.



status. If EOC ADC waits in next start inst EOC become The collision register's da collision occu edge of CS, rising edge . two pulses an read, the col status, read after reading Collisions wi completed b Seque A binary sequ sequencing( occur at pre predetermine parator detec The results c tegrate phas count direct In the first de by 512. Sir tegrates a r counter inc phase. It in third deinte deintegrate to the result

3

Table 3. Ove

Bits

lised

B18-B3

B18-B2

B18-B1

B18-B0

The integrate

integration ph

determine the

without affecti

The end-of-c

Res

B18 is not necessary f ensure that zero readin

NINX



ns P0 to P3, puts can be grammable-

## Registers

Register 0 ) conversion high. Access ut data is the esults of the



#### tus Register atus register. updated and I8-bit resoluthese 18 bits.



EOC

1/1XI/VI

A STATE OF THE STA

# $\pm$ 18-Bit ADC with Serial Interface

#### Table 3. Overrange Values for Resolution Used

| Bits<br>Used | Resolution<br>Bits | Soft Overrange<br>Start Value | Hard Overrange<br>Maximum Value |
|--------------|--------------------|-------------------------------|---------------------------------|
| B18-B3       | ±15                | 34,880                        | 43,805                          |
| B18-B2       | ±16                | 69,760                        | 87,610                          |
| B18-B1       | ±17                | 139,520                       | 175,220                         |
| B18-B0       | ±18                | 279,040                       | 350,440                         |

The integrate (INT) bit is set to 1 at the beginning of the integration phase and becomes 0 at the end. Poll INT to determine the earliest time the input can be changed without affecting the conversion.

The end-of-conversion (EOC) bit signals conversion status. If EOC is 1, the conversion is complete and the ADC waits in zero-integrate mode at time = 0000 for the next start instruction. A conversion cycle has 2048 counts. EOC becomes 1 at count 0000 and 0 at count 0001.

The collision bit warns the microprocessor ( $\mu$ P) that the register's data was changed during the read cycle. A collision occurs if the internal result latches on the falling edge of  $\overline{CS}$ , causing the collision bit to be set to 1 on the rising edge of the next  $\overline{CS}$ . This occurs because these two pulses are asynchronous. Once the status register is read, the collision bit is reset to 0. To determine collision status, read the status register collision bit before and after reading output registers 0 and 1.

Collisions will not occur if a conversion's read cycle is completed before the next conversion begins.

Sequence Counter and Results Counter A binary sequencing counter controls the conversion phase's sequencing (or timing). In integrate phase, both start and stop occur at preset counts. The deintegration phases start at predetermined counts, but are terminated when the comparator detects zero crossing at the integrator output.

The results counter accumulates counts during all deintegrate phases. It is an up/down binary counter, with the count direction determined by the deintegration polarity. In the first deintegrate phase, the results counter counts by 512. Since the second deintegrate phase deintegrates a residual voltage multiplied by 8, the results counter increments or decrements by 64 during this phase. It increments or decrements by 8 during the third deintegrate phase, and by 1 during the fourth deintegrate phase. The results counter content transfers to the results register at each conversion end.

### **Overrange Indication**

B18 is not strictly an overrange bit. This 19th bit is necessary to exploit the converter's full range, and to ensure that a full 18-bit result can be achieved after a zero reading has been deducted.

NIXINI -

The actual overrange value is a function of the number of bits of resolution used. Table 3 lists the overrange values for different resolutions.

The MAX132 has two overrange levels (Figure 9). The first level is a soft overrange that is set by the user. Overrange is arbitrarily set at a value, preferably less than the 279,040 (including any zero offset) raw counts soft limit. A nonlinearity step of about 64 counts occurs at raw count 279,040 and again at 330,240 counts.

The second level is a hard overrange with a maximum value of 350,440 counts. Attempts to deintegrate values greater than this will result in a value of 350,440 counts.

### **Conversion Phases**

For an explanation of conversion phases, refer to Figures 5 and 9.

### **Integrate Phase**

The MAX132 integrates the input signal by connecting the integrator's noninverting input to IN LO, and the buffer input to IN HI. The integration period is 545 counts for 60Hz mode and 655 counts for 50Hz mode.

### **Deintegrate Phase**

The integrator capacitor's voltage polarity at the end of integrate phase determines the polarity of the first deintegration phase. The first deintegration phase ends when the comparator detects that the integration capacitor has been discharged. The MAX132 then goes into a rest phase, where both the buffer input and the integrator's noninverting input are connected to AGND, integrating the system offset.

Near the end of the maximum allowable deintegration period, the integrator capacitor voltage polarity is again sampled, resulting in either a positive or negative deintegrate cycle.

#### **Rest Phase**

A rest phase follows each deintegrate phase. Rest phase starts when the integrator crosses zero and ends when the maximum count for that deintegration phase has been reached.

### **First Times-Eight Phase**

When the zero crossing is detected at the end of the deintegrate phase, deintegration continues until the next clock cycle. This causes the integrator to overshoot zero crossing slightly, leaving a small residual voltage on the integration capacitor. The first times-eight (X8) phase inverts and multiplies this residual by a factor of 8.

## Second Deintegrate Phase

The second deintegrate phase deintegrates residual voltage on the integration capacitor that has been through the X8 phase. Since the voltage across the integration capacitor has been multiplied by 8, each deintegration clock cycle corresponds to 1/8 of one clock cycle during the first deintegration.

11

**MAX132** 

19-0064, Rev 0, E

The MAX132

sembled an

MAX132 A microproces

and all othe

8kbytes of EF an additiona.

conversion r

for breadboa

tion-specific

The kit opera

IBM-compatilink. Comm

EV kit board

display. A

cluded.

))

# ±18-Bit ADC with Serial Interface

#### Additional Times-Eight and Deintegrate Phases

At the end of the second and third deintegration phases, the device performs a X8 multiplication of the residual voltage left on the integration capacitor. After each of these X8 multiplications, a deintegration occurs, resulting in a second, third, and fourth deintegration phase. Each time the residual voltage on the integration capacitor is multiplied by 8, the following deintegration has 8 times finer resolution.

# **Zero-Integrate Phase**

The zero-integrate phase zeros out the integrator to prepare for the next integration (Figure 9). This phase occurs at the beginning and end of each conversion. At power-up, or in the hold mode prior to a conversion, the MAX132 continues to zero integrate until a conversion starts. When a conversion starts in 60Hz mode, another 111 clocks of zero integrate are completed before the beginning of a conversion. In 50Hz mode, only one additional zero integrate is performed before the conversion starts. An additional 20 clocks of zero integrate occur at each conversion end.

#### Applications Information **Increased Speed**

The MAX132 is tested with a 32,768Hz clock frequency, which results in 16 conv/sec. Up to 96 conv/sec may be achieved with higher clock frequencies and some changes in component values, as shown in Table 4. Operation at higher conversion rates reduces accuracy, and care must be taken to get the best results

Although either the 50Hz or 60Hz mode can be used, complete rejection of 50Hz or 60Hz normal-mode noise at conversion rates above 16 conv/sec is impossible. Use the 50Hz mode when operating at more than 16 conv/sec, irrespective of the local line frequency. The 50Hz mode uses a slightly longer integration time than the 60Hz mode, and generally gives lower-noise performance.

Table 4 lists the crystal frequencies and integrating capacitor values for the 50Hz and 60Hz modes for various conversion rates, although the 50Hz mode is recommended for clock rates above 32,768Hz

The raw data can be used where highest accuracy is not required, and the least significant bits can be ignored. Improvements in accuracy can be gained by averaging both the data and the zero readings, although data averaging compromises the converter's speed performance

To maximize throughput, take zero readings only when necessary, i.e. when the common-mode voltage chan-ges. It is not normally necessary to take a zero reading after every data reading, and an excessive number of zero readings reduces the converter's effective speed.

Maxim cannot assume responsibility for use of any circuitry other than circuitry entirely embodied in a Maxim product. No circuit patent licenses are implied Maxim reserves the right to change the circuitry and specifications without notice at any time.

Maxim Integrated Products, 120 San Gabriel Drive, Sunnyvale, CA 94086 (408) 737-7600 12 Printed USA ////XI//I a registered trademark of Maxim Integrated Products. © 1992 Maxim Integrated Products

### **Noise Reduction**

To minimize noise, each supply must be bypassed to GND with a 0.1µF capacitor. A ground plane should also be placed under the analog circuitry. To minimize the coupling effects of stray capacitance, keep digital lines as far from analog components and lines as possible. Also, connect the integrator capacitor's outside foil to the INT OUT pin to minimize stray capacitive coupling. If possible, keep the digital interface inactive while the MAX132 is converting.

# Table 4. Crystal Frequencies and Integrator Capacitors for 50Hz to 60Hz Operation

| Conv/<br>Sec | Hz      | CINT/60Hz<br>(pF) | CINT/50Hz<br>(pF) | R<br>(kΩ) |
|--------------|---------|-------------------|-------------------|-----------|
| 16           | 32,768  | 4700              | 6800              | 602       |
| 32           | 65,536  | 2700              | 3300              | 602       |
| 48           | 98,304  | 1800              | 2000              | 602       |
| 64           | 131,072 | 1200              | 1500              | 602       |
| 80           | 163,840 | 1000              | 1200              | 602       |
| 96           | 196,608 | 820               | 1000              | 602       |

NOTE: CAPACITOR VALUES ARE FOR A 3.0V INTEGRATOR SWING.



NIX Call tol